FPGA XC2S數位邏輯發展系統規格表

 

 

 

 

 

 

 

 

 

 

FPGA XC2S MB主板

 

-- Xilinx SpartanII XC2S200 ( 200,000 gates ) FPGA, 284 I/O Pins, 具無限次燒錄週期

-- 透過RS232快速電路下載及ISP ( In System Programming )燒錄, 並具資料壓縮, 可同時燒錄多組電路, 並可做動態電路切換

-- 2048K bits電路架構EEPROM, 可重覆燒寫10萬次

-- PLL頻率合成器提供3組獨立的高頻clocks ( 800KHz ~ 90MHz ), 1組低相差1/M 頻率clocks

-- 2組可程式低頻clocks ( 0.5Hz ~ 100 K Hz ), 具單步及多步功能

-- 提供AVR RISC系列微處理器的ISP燒錄功能

-- 提供3個偵錯模式的Debugging Port, 多至128 bits Input pattern feeds / 128 bits output probes; memory acess模式

 

 

 

微處理器 / 馬達驅動模組

 

-- 支援AVR 4414 ( default ) / 85158051系列

-- 支援AVR系列ISP燒錄

-- 支援AVR系列可單步或多步clock debugging

-- 微處理器經由serial bus發出指令到FPGA做動態電路切換

-- 連接所有的Address / Data / Control buses, 加上另一個12 bits I/O port界面到FPGA

-- 2組步進馬達驅動電路 ( 不含馬達 )

-- 1組全橋式直流馬達驅動電路 ( 不含馬達 )

 

 

 

高速Synchronous DRAM模組

 

-- 提供21M x 16 bits, 100MHz Synchronous DRAM

 

 

 

高速Synchronous SRAM模組

 

-- 提供264K x 32 bits, 100MHz Synchronous SRAM

 

 

 

多通道AD / DA模組

 

-- 多工8通道, 8 bits ADC, 2 M SPS; 4通道, 8 bits DAC, 1 M SPS

-- Audio IN / OUT with 8 OPAS

-- 2EC Microphone Connectors

-- RF傳送 / 接收; IR傳送 / 接收界面

 

 

 

影像擷取 / Keyboard Mouse界面模組

 

-- 100K pixels彩色CMOS影像Sensor

-- RGB / YUV影像輸出

-- 4 x 4 鍵盤掃瞄 /  8 bits x 2 DIP Switch

-- PS2 Keyboard Mouse外接界面

 

 

 

VGA / LED / DIP SW模組

 

-- 80MHz 24 bits 全彩 VGA 界面

-- 8 bits x 3 LED / 8 bits DIP Switch 界面

-- LCD Module擴充接頭

 

 

 

 

 

 

 

 

 

--  Image Processing / Compression

-- Custom DSP processing

-- Video and Audio Applications

-- Algorithm Realization & Testing

-- Reconfigurable Processor Design

-- Wireless & Networking Communication

-- Embedded Control System

--Rapid System Development

-- SOC Integrated System / ASIC Development

 

 

 

 

 

 

 

 

 

整套含Xilin XC2S主板, 以及所有的週邊模組

 

絡電話  070-1002-8498

 

 

 

 

 

文章標籤
全站熱搜
創作者介紹
創作者 zeppe 的頭像
zeppe

ZEPPE

zeppe 發表在 痞客邦 留言(0) 人氣(372)