PIXNET Logo登入

ZEPPE

跳到主文

FPGA / ARM / DSP / Memory / Audio / CMOS / VGA / ARM&DSP ICE

部落格全站分類:數位生活

  • 相簿
  • 部落格
  • 留言
  • 名片
  • 6月 15 週一 200910:08
  • FPGA 實驗 .2


 
 
 

FPGA 實驗  < 
ISE + IDS >
(繼續閱讀...)
文章標籤

zeppe 發表在 痞客邦 留言(0) 人氣(44)

  • 個人分類:ISE + IDS
▲top
  • 6月 15 週一 200909:38
  • FPGA 實驗 .3


 
 
FPGA 實驗  < 
ISE + IDS >

(繼續閱讀...)
文章標籤

zeppe 發表在 痞客邦 留言(0) 人氣(59)

  • 個人分類:ISE + IDS
▲top
  • 5月 05 週二 200914:25
  • Altera 1K100 FPGA 數位邏輯發展系統


    
 
 
FPGA 1K100數位邏輯發展系統規格表
 
 
 
 
 
a1kmb01
 
 
 a1kmb03
 
 
FPGA 1K100 MB主板
 
-- Altera EP1K100 ( 100,000 gates ) FPGA, 含284 I/O Pins, 具無限次燒錄週期
-- 透過RS232快速電路下載及ISP ( In System Programming )燒錄, 並具資料壓縮, 可同時燒錄多組電路, 並可做動態電路切換
-- 2048K bits電路架構EEPROM, 可重覆燒寫10萬次
-- PLL頻率合成器提供3組獨立的高頻clocks ( 800KHz ~ 90MHz ), 及1組低相差1/M 頻率clocks
-- 2組可程式低頻clocks ( 0.5Hz ~ 100 K Hz ), 具單步及多步功能
-- 提供AVR RISC系列微處理器的ISP燒錄功能
-- 提供3個偵錯模式的Debugging Port, 多至128 bits Input pattern feeds / 128 bits output probes; 或memory acess模式
 
 
 
微處理器 / 馬達驅動模組
 
-- 支援AVR 4414 ( default ) / 8515和8051系列
-- 支援AVR系列ISP燒錄
-- 支援AVR系列可單步或多步clock debugging
-- 微處理器經由serial bus發出指令到FPGA做動態電路切換
-- 連接所有的Address / Data / Control buses, 加上另一個12 bits I/O port界面到FPGA
-- 2組步進馬達驅動電路 ( 不含馬達 )
-- 1組全橋式直流馬達驅動電路 ( 不含馬達 )
 
 
 
高速Synchronous DRAM模組
 
-- 提供2組1M x 16 bits, 100MHz Synchronous DRAM
 
 
 
高速Synchronous SRAM模組
 
-- 提供2組64K x 32 bits, 100MHz Synchronous SRAM
 
 
 
多通道AD / DA模組
 
-- 多工8通道, 8 bits ADC, 2 M SPS; 4通道, 8 bits DAC, 1 M SPS
-- Audio IN / OUT with 8 OPAS
-- 2組EC Microphone Connectors
-- RF傳送 / 接收; IR傳送 / 接收界面
 
 
 
影像擷取 / Keyboard Mouse界面模組
 
-- 100K pixels彩色CMOS影像Sensor
-- RGB / YUV影像輸出
-- 4 x 4 鍵盤掃瞄 /  8 bits x 2 DIP Switch
-- PS2 Keyboard Mouse外接界面
 
 
 
VGA / LED / DIP SW模組
 
-- 80MHz 24 bits 全彩 VGA 界面
-- 8 bits x 3 LED / 8 bits DIP Switch 界面
-- LCD Module擴充接頭
 
 
 a1kmb02
 


xcmb01
 

 
 

--  Image Processing / Compression



-- Custom DSP processing



-- Video and Audio Applications



-- Algorithm Realization & Testing



-- Reconfigurable Processor Design



-- Wireless & Networking Communication



-- Embedded Control System



--Rapid System Development



-- SOC Integrated System / ASIC Development


 



 
 
 
 
 
整套包含Altera 1K100主板, 以及所有的週邊模組
 

聯絡電話  070-1002-8498

 
 

(繼續閱讀...)
文章標籤

zeppe 發表在 痞客邦 留言(0) 人氣(224)

  • 個人分類:A1K & XC2S 規格特色
▲top
  • 5月 04 週一 200914:26
  • Xilinx XC2S FPGA數位邏輯發展系統


 
 
 
FPGA XC2S數位邏輯發展系統規格表
 
 
 a1kmb01
 
 
a1kmb04




 
 
 
 
 
FPGA XC2S MB主板
 
-- Xilinx SpartanII XC2S200 ( 200,000 gates ) FPGA, 含284 I/O Pins, 具無限次燒錄週期
-- 透過RS232快速電路下載及ISP ( In System Programming )燒錄, 並具資料壓縮, 可同時燒錄多組電路, 並可做動態電路切換
-- 2048K bits電路架構EEPROM, 可重覆燒寫10萬次
-- PLL頻率合成器提供3組獨立的高頻clocks ( 800KHz ~ 90MHz ), 及1組低相差1/M 頻率clocks
-- 2組可程式低頻clocks ( 0.5Hz ~ 100 K Hz ), 具單步及多步功能
-- 提供AVR RISC系列微處理器的ISP燒錄功能
-- 提供3個偵錯模式的Debugging Port, 多至128 bits Input pattern feeds / 128 bits output probes; 或memory acess模式
 
 
 
微處理器 / 馬達驅動模組
 
-- 支援AVR 4414 ( default ) / 8515和8051系列
-- 支援AVR系列ISP燒錄
-- 支援AVR系列可單步或多步clock debugging
-- 微處理器經由serial bus發出指令到FPGA做動態電路切換
-- 連接所有的Address / Data / Control buses, 加上另一個12 bits I/O port界面到FPGA
-- 2組步進馬達驅動電路 ( 不含馬達 )
-- 1組全橋式直流馬達驅動電路 ( 不含馬達 )
 
 
 
高速Synchronous DRAM模組
 
-- 提供2組1M x 16 bits, 100MHz Synchronous DRAM
 
 
 
高速Synchronous SRAM模組
 
-- 提供2組64K x 32 bits, 100MHz Synchronous SRAM
 
 
 
多通道AD / DA模組
 
-- 多工8通道, 8 bits ADC, 2 M SPS; 4通道, 8 bits DAC, 1 M SPS
-- Audio IN / OUT with 8 OPAS
-- 2組EC Microphone Connectors
-- RF傳送 / 接收; IR傳送 / 接收界面
 
 
 
影像擷取 / Keyboard Mouse界面模組
 
-- 100K pixels彩色CMOS影像Sensor
-- RGB / YUV影像輸出
-- 4 x 4 鍵盤掃瞄 /  8 bits x 2 DIP Switch
-- PS2 Keyboard Mouse外接界面
 
 
 
VGA / LED / DIP SW模組
 
-- 80MHz 24 bits 全彩 VGA 界面
-- 8 bits x 3 LED / 8 bits DIP Switch 界面
-- LCD Module擴充接頭
 
 
 xcmb00
 
 
 xcmb01
 
 
 
--  Image Processing / Compression
-- Custom DSP processing
-- Video and Audio Applications
-- Algorithm Realization & Testing
-- Reconfigurable Processor Design
-- Wireless & Networking Communication
-- Embedded Control System
--Rapid System Development
-- SOC Integrated System / ASIC Development
 
 
 
 
 
 
 
 
 
整套包含Xilin XC2S主板, 以及所有的週邊模組
 

聯絡電話  070-1002-8498
 
 
 
 
 
(繼續閱讀...)
文章標籤

zeppe 發表在 痞客邦 留言(0) 人氣(372)

  • 個人分類:A1K & XC2S 規格特色
▲top
  • 4月 16 週四 200920:08
  • A1K & XC2S 基本邏輯 .1

Lab1045
 
基本實驗1    IF Then Statement
 
(繼續閱讀...)
文章標籤

zeppe 發表在 痞客邦 留言(0) 人氣(57)

  • 個人分類:A1K & XC2S 基本邏輯
▲top
  • 4月 16 週四 200919:58
  • A1K & XC2S 基本邏輯 .2

Lab1046
 
基本邏輯2    解碼器和編碼器
 
(繼續閱讀...)
文章標籤

zeppe 發表在 痞客邦 留言(0) 人氣(86)

  • 個人分類:A1K & XC2S 基本邏輯
▲top
  • 4月 16 週四 200918:08
  • A1K & XC2S 基本邏輯 .3

Lab1054
 
基本邏輯 .3    Multiplexer (多功器)
 
 
(繼續閱讀...)
文章標籤

zeppe 發表在 痞客邦 留言(0) 人氣(52)

  • 個人分類:A1K & XC2S 基本邏輯
▲top
  • 4月 16 週四 200917:08
  • A1K & XC2S 基本邏輯 .4

Lab1060
  
基本邏輯4    Full Adder(全加器)
 
(繼續閱讀...)
文章標籤

zeppe 發表在 痞客邦 留言(0) 人氣(108)

  • 個人分類:A1K & XC2S 基本邏輯
▲top
  • 4月 16 週四 200916:08
  • A1K & XC2S 基本邏輯 .5

Lab1064
  
基本邏輯5    其他組合邏輯實驗
 
(繼續閱讀...)
文章標籤

zeppe 發表在 痞客邦 留言(0) 人氣(62)

  • 個人分類:A1K & XC2S 基本邏輯
▲top
  • 4月 16 週四 200915:08
  • A1K & XC2S 基本邏輯 .6

Lab1068
 
基本邏輯6     記憶元件
 
(繼續閱讀...)
文章標籤

zeppe 發表在 痞客邦 留言(0) 人氣(94)

  • 個人分類:A1K & XC2S 基本邏輯
▲top
«1234...7»

文章分類

  • ISE + IDS (3)
  • WB+LINUX+USB+TCPIP+WEBServer (6)
  • WB+DSP (3)
  • WB+GNUARM+CCS31 (6)
  • A1K & XC2S 規格特色 (2)
  • ZX Integrator規格特色 (4)
  • A1K & XC2S 基本邏輯 (10)
  • A1K & XC2S 應用整合邏輯 (9)
  • AVR (15)
  • 程式語言 Forth (4)
  • 未分類文章 (1)

最新文章

  • ZX Integrator 規格特色 .1
  • Zx Integrator規格特色 .2
  • Zx Integrator 規格特色 .3
  • Zx Integrator 規格特色 .4
  • Wishbone Interface.1
  • Wishbone Interface.2
  • Wishbone Interface.3
  • Wishbone Interface.4
  • Wishbone Interface.5
  • Wishbone Interface.6

文章搜尋